FPGA-basierte Hardwarebeschleunigung für Echtzeitbildverarbeitung und Fusion
Stephan Blokzyl | Wolfram HardtJuli 2012
Typ | InProceedings |
Quelle | Informatiksymposium Chemnitz 2012 S. 102 - 105 |
Einrichtung | TU Chemnitz Fachbereich Informatik |
ISSN | 0947-5125 |
Link | www.tu-chemnitz.de/informatik/service/if-berichte/pdf/CSR-12-01.pdf |
Band | 1 |
Zusatz | Chemnitzer Informatik-Berichte CSR-12-01 |
Schlüsselwörter | EingebetteteSysteme,ParallelesHardwaredesign,Hardwarebeschleunigung,Datenparallelisierung,Funktions- parallelisierung, FPGA, Objekterkennung, Echtzeitbildverarbeitung, Low-Level-Bildverarbeitung, Fusion, Meta-Layer |
Bibtex |
Anzeigen |